摘要:作為一種先進先出式的數據緩存器,與普通存儲器的相比,FIFO省去了外部讀寫地址線,使用起來更加簡便,可以順序寫入/讀出數據,其數據地址由內部讀寫指針自動加1完成,實現不同時鐘域之間的數據傳輸。FIFO電路的核心部分是存儲單元,由數據接口部分實現數據存儲和緩沖,但在大容量FIFO芯片里存儲單元普遍占用面積較大,對FIFO的速度和功耗都有較大影響,針對此問題,從作為存儲單元核心的讀寫通道入手,對FIFO讀寫單元進行設計,節省了芯片面積,降低了電路功耗,提高了器件工作的穩定性和速度。
注:因版權方要求,不能公開全文,如需全文,請咨詢雜志社